1PCS AD7606 duomenų kaupimo modulis 16 bitų ADC 8-būdas sinchroninio mėginių ėmimo dažnis 200 KHZ

0 Klientų atsiliepimai
€25.77
Spalva
Dydis:

AD7606 duomenų rinkimo nuorodos: http://yunpan.taobao.com/s/fYyDFLjfV Ekstraktas (kodas: DUpfRo)

Naudoti AD7606 didelio tikslumo 16 bitų ADC lustas

8 analoginis įėjimas.Varža 1 m omų. 【 be neigiamos energijos tiekimo be priekiniai analoginis op-amp grandinės, gali būti tiesiogiai prijungti jutiklio išvestis 】

Plius ar minus 5 v įvesties diapazonas, plius arba minus 10 v. Per IO reguliavimo diapazonas.

Rezoliucija 16 bitų.

Maksimalus mėginių ėmimo dažnis 200 KSPS.Parama pagal užsakymą perdiskretizavimą nustatymas 8 (galima veiksmingai sumažinti jitter)

Vidinis etalonas

Bendrosios 5 v maitinimo įtampa

SPI sąsaja arba 16 bitų magistralės sąsaja.Sąsaja IO lygio gali būti 5 V arba 3.3 V

Patarimas: kad būtų patogiau, galite pasirinkti, dviejų eilių injekcijos paviršiaus PCB atrodo analoginiai įėjimai (2) 8/2.54 mm, atstumas numatytasis ne suvirinimas.

Mes suteikiame 2, 8 dviejų eilių adatos ir aštuonių, megztinis, kepurė, pasirinkta klientai patys yra iki suvirinimo, arba žemyn, suvirinimas.

Numatytoji pristatymo: teigiamas 2, 8 dviejų eilių adata ne suvirinimas) (eilės adata, klientas pats, apačioje 2 x15 suvirinimo dviejų eilių adata.

Jei jums reikia mūsų gerai suvirinimo, prašome paaiškinti, iš anksto, arba dar numatytąją būseną.

Mūsų gamykloje AD7606 nutylėjimą modulis yra 8080 lygiagrečios sąsajos.

Jei naudoti SPI sąsajos režimą, reikia pakeisti R1 ir R2 rezistorius konfigūracijos.

-- -- -- -- -- -- -- -- -- -- -- -- -- -- -- --

Lygiagrečiai režimas šuolis linijos: R1 pakabinti (ne pastos), 10 k rezistorius R2

SPI sąsajos režimą pereiti line: stick 10 k rezistorius R1, R2 pakabinti (ne paštu)

AD7606 konfigūracija yra paprastas, neturi vidaus registrus.Apimtis ir asortimentą ėmimo parametrų yra kontroliuojama išorės IO.

Mėginių ėmimo normos yra kontroliuojama MCU ar DSP teikia impulsų dažnis.

AD7606 turi naudoti vieną 5 v maitinimo įtampa.

AD7606 ir MCU ryšio sąsajos tarp lygiu yra valdoma VIO pin.Ty VIO, turi prisijungti galia vieno lusto mikrokompiuterių, gali būti 3.3 V, arba 5 V.

【 aprašymas 】 modulio pin

OS2 OS1 OS2: composite valstybės atrinktų mėginių ėmimo režimu.

000 sakė, kad ne imti, ne daugiau kaip 200 KSPS ėminių ėmimo dažnis.

001 sakė, kad 2 kartus perdiskretizavimą, t. y., vidutiniškai vidaus aparatūros surinkti du mėginiai

010 sakė 4 kartus perdiskretizavimą, t. y. aparatūros viduje rinkti keturi mėginiai vidurkis

011 sakė 8 kartus atranka, t. y. aparatūros viduje rinkti aštuoni mėginiai vidurkis

100 rodo 16 kartų perdiskretizavimą, t. y. aparatūros viduje surinkti 16 mėginių vidurkis

101, - sakė 32 kartus perdiskretizavimą, t. y., vidutiniškai aparatūros viduje rinkti mėginių 32

110 sakė 64 kartus prieš mėginių ėmimą, tai yra, vidaus aparatūros rinkti 64 mėginių vidurkis

Perdiskretizavimą santykis yra didesnis, tuo ilgiau ADC konversijos metu, didžiausias pasiekiamas mažesnis mėginių ėmimo dažnis.

CVA, CVB: pradėti SKELBIMŲ konversijos valdymo signalai.CVA nusprendė 1-4 kanalo, CVB nusprendė kanalo 5-8.

Du signalus galima išskirstyti per trumpą laiką.Paprastai gali būti CVA, CVB sujungta lygiagrečiai.

PYKTIS: diapazonas diapazonas atranka. 0 reiškia, plius arba minus 5 v, 1 plius arba minus 10 v.

RD: skaityti signalas

RST: reset signalas

UŽIMTAS, UŽIMTAS signalas

CS: pasirinkite signalo

FRST: 1 kanalo signalo mėginio užsakymus

VIO: ryšių sąsaja lygis

DB0 - DB15: duomenų magistralės

- 16 lygiagrečiai modelis pajungimo schema 】 【 AD7606 taip pat palaiko 8-bitų magistralės režimu, pamatyti, AD7606 duomenų rankinis

Į SPI sąsajos modelį, elektros instaliacijos schema 】

Realizavimas programinės įrangos laiko įsigijimo schema 1 】 【

- mes teikiame SPI pavyzdys, naudojant šią sistemą, žr bsp_spi_ad7606. C failų

Į laikmatis nutraukti paslaugų kasdienybe įgyvendinti:

Laikmatis nutraukti ISR:

{

Nutraukti įrašo;

Skaityti aštuonių kanalų atrankos rezultatus RAM; -- -- -- -- > skaito-tai paskutinis kartas, rinkti rezultatus, nuolat įsigijimo, nėra jokio ryšio

Pradėti kitą kartą ADC įsigijimo; (flip CVA ir CVB)

Nutraukti grįžti;

}

Dažnis laikmatis yra ADC mėginių ėmimo dažnis.Šis modelis negali prisijungti UŽIMTA linija.

Realizavimas programinės įrangos laiko įsigijimo schema 2 】 【

- mes teikiame 8080 sąsaja pavyzdžiai naudojant šią sistemą, žr bsp_ad7606. C failų

Konfigūracija CVA ir CVB išvesties pin PWM režimas, ciklas yra nustatyta, kad reikia mėginių ėmimo dažnumas; -- -- -- -- > MCU gamins po SKELBIMO konversijos signalas ciklas yra labai stabilus

0 Atsiliepimų apie šį produktą

Pridėti Peržiūros
Specifikacijos

sku: s94574

  • Prekės Pavadinimas - NoEnName_Null
  • Kilmės - Žemyninė Kinija